Подниму тему. Итак: имеем плату на Via ApolloPro266 MS-9105. имеем

Подниму тему.

Итак: имеем плату на Via ApolloPro266 MS-9105.
имеем её с целью добиться работы на частоте >160 с делителем FSB:PCI =5
пока: клокер ICS951001 это позволяет, и выставляет все частоты что джамперами, что программно.
Но: есть нюанС..

если опираться на доки по CLE266, то:

SA16 VAD0 CPU FSB Clock Lsb Hx=133 MHz            Rx54[6]
SA17 VAD1 CPU FSB Clock Msb LL=66 MHz, LH=100 MHz Rx54[7]
SA18 VAD2 IOQ Depth L=1-Level, H=8-Level          Rx50[7] 
SA19 VAD3 GTL Pullup Enable L=Disable, H=Enable   Rx50[6] 

при этом из схемы на 9105 и 6365 имеем:

NB Strapping Selection
SA17 SA16 Host Clock
0      0      66MHz
0      1      100MHz
1      1      133MHz
1      0      Auto


SA18 IOQ Depth H=1-Level, L=4-Level (то есть наоборот ....при этом именно так и  есть, проверял по скорости работы памяти)
SA19 GTL pullup 0-Enable 1-Disable

теперь непонятки:

если на SA17-SA16 выставить AUTO, то клокер стартует на 120:40....плата при этом не запускается все диоды красные, то-же самое если перемычками выставить на клокере 160:32 или 166:33

если выставить тот-же 0 в SA16 не трогая клокер, то он игнорируется.

при этом: состояние битов [6][7] регистра Rx54 из под винды не изменить ни wpcredit-ом ни RW-Everything
изменение из под винды бита [7] Rx50 не сказывается на производительности.

программирование клокера из под вин вызывает глубокое зависание при любой смене делителя FSB-PCI
при этом частоты клокером устанавливаются корректно.

схема замещения FID-ов процессора сигналами с клокера доработана в соотв. с даташитом на клокер
ICS94227 и она, кстати тоже корректно работает.

вопрос: как это можно обойти?
P.S. думаю скоро получу на руки другую подобную дуалку и буду смотреть как она себя ведёт.

Твикание ВИАшек