To AK74. Вы пишете: 2. Далее синтезатор частот W83194R-39A:

To AK74.

Вы пишете:

"2. Далее синтезатор частот W83194R-39A:
ноги управления I2C тоже не меняют своё состояние, а ведь именно через них должны заноситься коэффициенты деления для всех тактовых частот.
Кто их должен заносить не знаю, подозреваю что южный мост (82C596B) но даташит на него найти не могу."

У меня такой же синтезатор частот стоит, по-этому я с его даташитом уже немного ознакомился.
В меру моего понимания FSB и FSB/PCI задается сигналами на четырех
ногах синтезатора- FS0...FS3 (FS- frequency selection), причем FS2 соединен
напрямую с одной из ног на процессоре, отвечающих за выбор чистоты


системной шины, т.е. или с BSEL0, или с BSEL1, точно не помню, легко
выясняется прозвонкой тестером. Там же в даташите сказано, что способ
задания уровня сигналов на FS0...FS3, т.е. програмный или аппаратный,
значения не имеет, через биос, блок джамперов или дип-переключателей.
Там же есть таблица, в которой написано что и где должно быть для
получения требуемых результатов.
Таким образом можно попробовать радикальное решение, отпаять эти
четыре ноги, и с помощью джамперов задавать на них требуемые уровни
сигналов.
Хотя для начала желательно все-таки проверить процессор, а то может
быть все усилия направлены не в то русло куда надо.

P.S. Ядро Coppermine выдерживает по документации 2,1V, т.е. спалить
процессор Вы еще не успели wink .