Состав:
Мультик - WCPE775
Мосты - Intel NH82801GBM + Intel QG82945GSE
Клокер - ICS9LPRS365
Проц. - Intel N270
Нет запуска.
На материнке надпись: T24 ver:B.
Плата после горе мастеров - раздутый и слипшийся по питанию север. мост (заменил новым но не проверенным).
Результат: вставляем питание (без батарейки) оживает мультик начинает читать биос (беспрерывно). Нажимаем на питание (после на кнопку реагирует коротким загоранием bat но не выключает при длительном нажатии) - все питания оживают и в норме, далее тишина - ничего не греется (тёплое без радиатора) LPC шина не появляется, ресет с южного всегда 0. микросхемка последующего ресета в норме, после неё тоже 0, на южном кварц работает + найден уже логический сигнал часов, на клокере - кварц работает, клоков никаких нет, ни каких начальных обменов нигде нет.
Вот главное вопрос: кто должен быть первым?, юг опросить LPC или наоборот мультик и когда должен выдаться reset, или сначала должен появится clock?
Помогите разобраться в виновнике и первопричине.
Вашу тему на мониторе я видел. Уточните, про какой RESET ведете речь и где его смотрите.
Дополню тот ресет что для мультика он приходит на 14 ногу и похоже на PWROK поскольку возле моста эта схема не наблюдается.
Вы пишите, что все питания поднимаются и в норме. А вот на осцилляторе ничего нет, кроме генерации на самом кварце. На платах с ICH7 попадалось 2 варианта, в зависимости от осциллятора: нет генерации даже на кварце или есть только на нем. Пока на генератор не придет VR_PWRGD.
В зависимости от реализации идет или напрямую с ЮМ или с ШИМ CPU_CORE и ЮМ, или, как вариант - сумма всех повергудов. Т.е. пока питание не гуд (по мнению схемы) - генерации не будет, зачем молотить напрасно. Проверьте это.
Если нет LPC_CLK то что можно ожидать на шине LPC?
Постоянное общение EC с флешкой - нормальное состояние. При вычитке основного биоса характер осциллограммы на 2 и 5 ногах флешки на пару секунд изменится, а потом станет по старому.