убил биос на asrock

добрый день
неудачно прошил биос на asrock M3A785GMH/128M
asrock.com/mb/overview.ru.asp?Model=M3A785GMH/128M&s=AM3

был такой:


download.asrock.com/bios/AM3/M3A785GMH128M(1.40)ROM.zip
попытался такой:
download.asrock.com/bios/AM3/M3A785GMH128M(1.50)ROM.zip

при включении питания вентиляторы крутятся, но нет ни изображения ни писков

статью читал:
wiki.rom.by/index.php?title=%D0%98%D1%81%D0%BA%D1%83%D1%81%D1%81%D1%82%D0%...

но на материнке микросхема не дип32 и не плцц32 (а другие в статье не рассмотрены)

еще нашел такую инфу:
icbook.com.ua/post/_ami8/index.html
можно попробовать на флешку кинуть амибут.ром но на асроке это по ходу не сработает (хотя инфа от 2006года, мб чего изменилось):
forum-en.msi.com/index.php?topic=65951.0
"Warning for ASRock mainboard users:

The AMIBOOT.ROM flash recovery method does NOT work with ASRock motherboards (ASRock uses AMIBIOS for all its boards). ASRock has taken the feature outof the Boot Block BIOS due to space limitations of NVRAM chip (a bad reason since you can just use a type of EPROM with a larger capacity).
Note from ASRock TSD:
"The AMIBOOT.ROM method is disabled in ASRock BIOS. Due to the space limitation of EEPROM , we do not support this function. So far, there is no way to recover a bad flash on our mainboards."[/I]"

если правильно понимаю, то остается только хотсвапом? (программатора нету)

хм
материнок с 8ми контактными биосами у меня никаких нет(
есть asus p2b (дип32) и asus a8n-sli (плцц32)
есть контора которая занимается ремонтом компов, но в ней сказали, что 8ми контактные они не шьют(

Дык сделайте простейший программатор для SPI flash - на форуме есть несколько ссылок.

Аватар пользователя Orest


Если сможете спаять эту несложную схему - будете первым в Вашем городе, кто програмирует новые м/сх и "которая занимается ремонтом компов" нос утрете !

по схеме вопрос:
совместимость по логическим уровням lpt порта и микросхемы?

AK писал(-а):
совместимость по логическим уровням lpt порта и микросхемы?
Нормальная, если наличествуют резисторы, указанные в схеме:).

Аватар пользователя Orest

Да существовали схемки и с "интерфейсной " м/сх.
Но гениальность - в простоте !
Спаяная по даной схемке "игрушка" перепрошила не один десяток 8-ножек.
И , судя по отзывах,не только у меня. Больше замечаний вызывает питание 3,3В - при отклонениях от номинала - проблемы с записью.

если спаяю схему - чем шить то? какой прогой?

SPIPGM

Цитата:
Перешил maco, вс., 11/07/2010 - 20:12 Сказочник >> 9110 >> 745.12 >> Написать автору
SPIPGM

Красава, спасибо! Всё сделал, работает как часы.
А то я тупо копировал в LPT1 оно залетало за 1 секунду(подозрительно:)))

спаяли программатор
прошили


результат 0, материнка при включении признаков жизни не подает(вентили крутятся, изображения на мониторе нет, спикер молчит)...
...

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

root@PartedMagic:/media/sdc1/spipgm# ./SPIPGM

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

SYNTAX: spipgm /i|r|d|e|p [filename] [address] [size] [/l=iobase] [/d=delay]
        /i - identify SPI FlashROM
        /r address size - read & display data block (0x prefix = hexa number)
        /d filename - dump entire FlashROM to file
        /p filename - program entire FlashROM from file (without erase)
        /e - erase entire FlashROM
        /u - unlock write protection bits (may depend on WP# level)
        /l= LPT port I/O base address (default is 378h - LPT1)
        /d= additional delay for SPI clock pulse width [usec] (default is 0)

LPT to SPI pin assignment (based on BSD AVR programmer):
pin  7 = D5 -> CS#
pin  8 = D6 -> SCK (CLK)
pin  9 = D7 -> MOSI (DIO)
pin 10 = ACK -> MISO (DO)
pin 18 = GND -> GND
root@PartedMagic:/media/sdc1/spipgm# ./SPIPGM /i

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

SPI connected to LPT port at I/O base address: 378h, SCK pulse width: t+0us
FlashROM JEDEC ID, type: C22014h
Macronix MX25L8005 (1MB)
Status = 00h (SRP, RES, TB , BP2, BP1, BP0, WEL, BSY)
               0    0    0    0    0    0    0    0    
root@PartedMagic:/media/sdc1/spipgm# ./SPIPGM /d old.bin

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

SPI connected to LPT port at I/O base address: 378h, SCK pulse width: t+0us
FlashROM JEDEC ID, type: C22014h
Macronix MX25L8005 (1MB)
Reading sector at: 000FF000h (100%)
root@PartedMagic:/media/sdc1/spipgm# ./SPIPGM /i

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

SPI connected to LPT port at I/O base address: 378h, SCK pulse width: t+0us
FlashROM JEDEC ID, type: C22014h
Macronix MX25L8005 (1MB)
Status = 00h (SRP, RES, TB , BP2, BP1, BP0, WEL, BSY)
               0    0    0    0    0    0    0    0    
root@PartedMagic:/media/sdc1/spipgm# ./SPIPGM /e

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

SPI connected to LPT port at I/O base address: 378h, SCK pulse width: t+0us
FlashROM JEDEC ID, type: C22014h
Macronix MX25L8005 (1MB)
Status = 02h, WE bit is enabled
Please wait... done.
root@PartedMagic:/media/sdc1/spipgm# ./SPIPGM /p bios.rom

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

SPI connected to LPT port at I/O base address: 378h, SCK pulse width: t+0us
FlashROM JEDEC ID, type: C22014h
Macronix MX25L8005 (1MB)
Programming page at: 000FFF00h (100%)
root@PartedMagic:/media/sdc1/spipgm# ./SPIPGM /i

SPI FlashROM Programmer 1.6 (C) 2008-2009 by Martin Rehak; 
Compiled by GCC 3.4.6 (Debian 3.4.6-9) at 00:05:00, Jan 22 2009
(GNU/Linux compatability)

SPI connected to LPT port at I/O base address: 378h, SCK pulse width: t+0us
FlashROM JEDEC ID, type: C22014h
Macronix MX25L8005 (1MB)
Status = 00h (SRP, RES, TB , BP2, BP1, BP0, WEL, BSY)
               0    0    0    0    0    0    0    0    
root@PartedMagic:/media/sdc1/spipgm# 

Отправить комментарий

Содержание этого поля является приватным и не предназначено к показу.
  • Разрешённые HTML-теги: <a> <em> <strong> <cite> <code> <ul> <ol> <li> <dl> <dt> <dd> <img>
  • You can use BBCode tags in the text. URLs will automatically be converted to links.

Подробнее о форматировании текста

Антибот - введите цифру.
Ленты новостей