Сравнил два даташита - все таки различие есть

Сравнил два даташита - все таки различие есть и есть оно именно в одном выводе и, соответственно, в логике его работы. В 172й PWRGD_3V, а в моей 182й PWRGD_PLATFORM, что по сути является, задержанным (или нет) на 100 мс, сигналом PWRGD_3V. Задержка включается/выключается через дополнительные поля регистра nIO_PME. В 172й эти поля объявлены резервными.


Используется ли эта задержка в моей матери, или нет - неизвестно. В дефолте микросхемы она включена.
Пока попробую RC цепь - блок формирования RSMRST# не связан ни с какими другими логическим уровнями, кроме непосредственно дежурного питания, а это вселяет надежду, что других частей это не коснулось. Микруха не грелась, когда запускал плату.